基于ARM和FPGA的智能变电站全场景试验装置硬件平台设计
DOI:
作者:
作者单位:

作者简介:

通讯作者:

中图分类号:

基金项目:


Author:
Affiliation:

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
  • |
    摘要:

    针对现有继电保护实验装置均不能对合并单元输出信号的分配、传输环节进行完整检验的缺陷,设计了一种新型基于高级RISC微处理器(advanced RISC machines,ARM)和现场可编程门阵列(field-programmable gate array,FPGA)协同工作的智能变电站全场景试验装置硬件平台。结合软件仿真平台,该套系统可以实现模拟实际智能变电站内电子式互感器→采集单元→合并单元的数据传输全过程,将实验室进行的试验带到现场,从而方便、快捷、安全地模拟线路中各种故障,为智能变电站二次继电保护试验提供一种新型的试验装置。实验结果表明,硬件平台能正确发送数据并且同步精度达到20μs。

    Abstract:

    参考文献
    相似文献
    引证文献
引用本文
分享
文章指标
  • 点击次数:
  • 下载次数:
  • HTML阅读次数:
  • 引用次数:
历史
  • 收稿日期:
  • 最后修改日期:
  • 录用日期:
  • 在线发布日期: 2024-07-04
  • 出版日期: